- 軟件大?。?span>302.00M
- 軟件語言:中文
- 軟件類型:國產(chǎn)軟件
- 軟件類別:免費軟件 / 其他行業(yè)
- 更新時間:2021-05-19 18:50
- 運行環(huán)境:WinAll, WinXP, Win7, Win8
- 軟件等級:
- 軟件廠商:
- 官方網(wǎng)站:http://azumahresources.com/
1.34M/中文/10.0
319.00M/中文/5.0
518.00M/中文/3.8
1064.95M/中文/8.0
175.78M/中文/8.0
modelsim最新版是一款功能強大的仿真軟件,這款軟件采用了編譯技術(shù)、TCL/Tk技術(shù),編譯仿真速度快,兼容性強大,是FPGA/ASIC設計的必備神器,需要的朋友歡迎來綠色資源網(wǎng)免費下載使用。
Mentor公司的ModelSim是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)、和單一內(nèi)核仿真技術(shù),編譯仿真速度快,編譯的代碼與平臺無關(guān),便于保護IP核,個性化的圖形界面和用戶接口,為用戶加快調(diào)錯提供強有力的手段,是FPGA/ASIC設計的首選仿真軟件。
· C和Tcl/Tk接口,C調(diào)試;
· 對SystemC的直接支持,和HDL任意混合;
· 支持SystemVerilog的設計功能;
· 對系統(tǒng)級描述語言的最全面支持,SystemVerilog,SystemC,PSL;
· ASIC Sign off。
· 可以單獨或同時進行行為(behavioral)、RTL級、和門級(gate-level)的代碼。
· RTL和門級優(yōu)化,本地編譯結(jié)構(gòu),編譯仿真速度快,跨平臺跨版本仿真;
· 單內(nèi)核VHDL和Verilog混合仿真;
· 源代碼模版和助手,項目管理;
· 集成了性能分析、波形比較、代碼覆蓋、數(shù)據(jù)流ChaseX、Signal Spy、虛擬對象Virtual Object、Memory窗口、Assertion窗口、源碼窗口顯示信號值、信號條件斷點等眾多調(diào)試功能;
請描述您所遇到的錯誤,我們將盡快予以修正,謝謝!
*必填項,請輸入內(nèi)容